simulink中星座图在哪个模块: </strong><strong>任意信号发生器 </strong><strong>Zynq FPGA AD9361 - 星座物语 - 十二星座-V3学习网
V3学习网
 
 
导航:首页 |星座物语|正文

simulink中星座图在哪个模块: </strong><strong>任意信号发生器 </strong><strong>Zynq FPGA AD9361

时间:2020-07-07 11:25:02
任意信号发生器 Zynq FPGA AD9361 一种软基带的任意信号发生器近期推出1、一种基于软基带的FM立体声收音机; 任意信号发生器 Zynq FPGA AD9361 FM单音数据,QPSK调
作者:

任意信号发生器 Zynq FPGA AD9361 一种软基带的任意信号发生器近期推出1、一种基于软基带的FM立体声收音机; 任意信号发生器 Zynq FPGA AD9361 FM单音数据,QPSK调制数据,扩频序列等,通过计算机的网口将数据下载至UN。UN将计算机传来的数据保存至内部高速缓存中,通过循环读取缓存中的数据输出发射达到产生信号的目的。由于该信号来源于计算机,因此产生不同的数据源,就能够发射出不同的信号,实现真实的任意信号发生器。


[7] => 硬件架构

由上图知,UN主要由模拟前端接口,AD9361芯片构成的射频部分,Xilinx的XC7Z020 FPGA、JTAG接口、DDR3接口、SPI接口、时钟管理接口组成的信号处理与数字接口部分和电源管理部分所构成。


[8] => 软件架构FM单音数据,QPSK调制数据,扩频序列等,通过计算机的网口将数据下载至UN。UN将计算机传来的数据保存至内部高速缓存中,通过循环读取缓存中的数据输出发射达到产生信号的目的。由于该信号来源于计算机,因此产生不同的数据源,就能够发射出不同的信号,实现真实的任意信号发生器。


[7] => 硬件架构

由上图知,UN主要由模拟前端接口,AD9361芯片构成的射频部分,Xilinx的XC7Z020 FPGA、JTAG接口、DDR3接口、SPI接口、时钟管理接口组成的信号处理与数字接口部分和电源管理部分所构成。


[8] => 软件架构硬件架构

由上图知,UN主要由模拟前端接口,AD9361芯片构成的射频部分,Xilinx的XC7Z020 FPGA、JTAG接口、DDR3接口、SPI接口、时钟管理接口组成的信号处理与数字接口部分和电源管理部分所构成。


[8] => 软件架构软件架构

大家还关注
阅读排行
推荐阅读